

# 高速±150mAパワー・バッファ

## 特長

- 20MHzの帯域幅
- 75V/usのスルーレート
- 75Ωケーブルで±10Vドライブ
- 5mAの静止電流
- 1µF以上の容量性負荷をドライブ可能
- 電流および熱制限
- 4.5V以上の単一電源で動作可能
- 低歪み動作
- 8ピン・ミニDIP、プラスチックTO-220、 および3mm×3mm×0.75mm 小型8ピンDFNパッケージ

### アプリケーション

- オペアンプ出力のブースト
- 容量性負荷の分離
- 長いケーブルのドライブ
- オーディオ・アンプ
- ビデオ・アンプ
- 小型モータへの給電
- 動作電源
- FETドライバ

### 概要

LT®1010は高速のユニティ・ゲイン・バッファであり、現在使用しているICのオペアンプの出力能力を1桁以上増加させます。容量性負荷に対してあまり敏感ではないので使いやすく、また高精度の直流アンプの熱帰還が低減されます。

このバッファは帰還ループに組み込むように設計されているので、ほぼすべてのリアクティブ負荷を分離できます。速度は1本の外付け抵抗で改善できます。内部の動作電流は基本的には電源電圧範囲に影響されません。単一電源動作も可能です。

このモノリシックICは8ピンのミニDIPおよび8ピンDFNパッケージで供給されます。熱抵抗の低いパワー・パッケージは動作接合温度を低下させるのに役立ちます。

■ ス、LT、LTCおよびLTMはリニアテクノロジー社の登録商標です。その他の全ての商標の所有権は、それぞれの所有者に帰属します。

# 標準的応用例

#### 非常に低歪みのバッファ付きプリアンプ







## 絶対最大定格

### (Note 1)

| 総電源電圧           | ±22V         |
|-----------------|--------------|
| 連続出力電流(Note 2)  | ±150mA       |
| 入力電流 (Note 3)   | ±40mA        |
| 接合部温度範囲         |              |
| LT1010C         | 0°C ∼ 125°C  |
| 保存温度範囲          | 65°C ∼ 150°C |
| リード温度(半田付け、10秒) | 300°C        |

## 前処理

100% サーマルリミット・バーンイン - LT1010CT

# ピン配置



8-LEAD (3mm×3mm) PLASTIC DFN

T<sub>JMAX</sub> = 150°C、0<sub>JA</sub> = 43°C/W、0<sub>JC</sub> = 7.5°C/W
露出パッド(ピン9) V を PCB に半田付けして
熱抵抗を低減できる(Note 7)





# 発注情報

| 鉛フリー仕様                                                                   | テープアンドリール       | 製品マーキング    | パッケージ                          | 温度範囲         |
|--------------------------------------------------------------------------|-----------------|------------|--------------------------------|--------------|
| LT1010CDD#PBF                                                            | LT1010CDD#TRPBF | LBWZ       | 8-Lead (3mm × 3mm) Plastic DFN | 0°C to 100°C |
| LT1010CN8#PBF                                                            | LT1010CN8#TRPBF | LTC1010CN8 | 8-Lead PDIP                    | 0°C to 100°C |
| LT1010CT#PBF LT1010CT#TRPBF LTC1010CT 5-Lead Plastic TO-220 0°C to 100°C |                 |            |                                |              |
| 鉛ベース仕様                                                                   | テープアンドリール       | 製品マーキング    | パッケージ                          | 温度範囲         |
| LT1010CDD                                                                | LT1010CDD#TR    | LBWZ       | 8-Lead (3mm × 3mm) Plastic DFN | 0°C to 100°C |
| LT1010CN8                                                                | LT1010CN8#TR    | LTC1010CN8 | 8-Lead PDIP                    | 0°C to 100°C |
| LT1010CT                                                                 | LT1010CT#TR     | LTC1010CT  | 5-Lead Plastic TO-220          | 0°C to 100°C |
| 廃品パッケージ                                                                  |                 |            |                                |              |

更に広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。

鉛フリー仕様の製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/をご覧ください。テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/をご覧ください。



# 電気的特性

### ●は全温度範囲での規格値を意味する。それ以外はTA = 25°Cでの値。(Note 4参照。標準値は曲線を参照)

| SYMBOL                        | PARAMETER                  | CONDITIONS (Note 4)                                                           |   | MIN         | TYP | MAX               | UNITS          |
|-------------------------------|----------------------------|-------------------------------------------------------------------------------|---|-------------|-----|-------------------|----------------|
| V <sub>0S</sub>               | Output Offset Voltage      | (Note 4)                                                                      | • | 0<br>-20    |     | 150<br>220        | mV<br>mV       |
|                               |                            | $V_S = \pm 15V, V_{IN} = 0V$                                                  |   | 20          |     | 100               | mV             |
| I <sub>B</sub>                | Input Bias Current         | $I_{OUT} = 0mA$<br>$I_{OUT} \le 150mA$                                        | • | 0<br>0<br>0 |     | 250<br>500<br>800 | μΑ<br>μΑ<br>μΑ |
| Av                            | Large-Signal Voltage Gain  |                                                                               | • | 0.995       |     | 1.00              | V/V            |
| R <sub>OUT</sub>              | Output Resistance          | $I_{OUT} = \pm 1 mA$<br>$I_{OUT} = \pm 150 mA$                                | • | 5<br>5      |     | 10<br>10<br>12    | Ω<br>Ω<br>Ω    |
|                               | Slew Rate                  | $V_S = \pm 15V$ , $V_{IN} = \pm 10V$ , $V_{OUT} = \pm 8V$ , $R_L = 100\Omega$ |   | 75          |     |                   | V/µs           |
| V <sub>SOS</sub> <sup>+</sup> | Positive Saturation Offset | I <sub>OUT</sub> = 0 (Note 5)                                                 | • |             |     | 1.0<br>1.1        | V              |
| V <sub>SOS</sub> <sup>-</sup> | Negative Saturation Offset | I <sub>OUT</sub> = 0 (Note 5)                                                 | • |             |     | 0.2<br>0.3        | V              |
| R <sub>SAT</sub>              | Saturation Resistance      | I <sub>OUT</sub> = ±150mA (Note 5)                                            | • |             |     | 22<br>28          | Ω              |
| V <sub>BIAS</sub>             | Bias Terminal Voltage      | $R_{BIAS} = 20\Omega$ (Note 6)                                                | • | 700<br>560  |     | 840<br>880        | mV<br>mV       |
| Is                            | Supply Current             | $I_{OUT} = 0$ , $I_{BIAS} = 0$                                                | • |             |     | 9<br>10           | mA<br>mA       |

Note 1: 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与える可能性がある。

Note 2: 電力損失は熱抵抗に基づいて判断する必要がある。詳細については「アプリケーション情報」を参照。

Note 3: 電流制限または熱制限では、入出力の差が8Vを超えると入力電流が急激に増加するため、入力電流を制限する必要がある。入力電圧がV\*より8V高くなった場合、またはV\*より0.5V低くなった場合にも入力電流は急激に上昇する。

Note 4: 注記がない限り、仕様は4.5V  $\leq$  V $_S$   $\leq$  40V、V' + 0.5V  $\leq$  V $_I$ N  $\leq$  V' - 1.5V、 $I_{OUT}$  = 0 の場合に適用される。温度範囲は0°C  $\leq$  T $_C$   $\leq$  100°C である。

Note 5: 出力の飽和特性は100mVの出力クリッピングによって測定する。可能な出力振幅および所要の負荷に対する入力ドライブ要件は「アプリケーション情報」を参照。

Note 6: 出力段の静止電流はBIAS ピンと V・間に抵抗を接続することで大きくすることができる。 増加量は、バイアス端子電圧をその抵抗で割った値に等しい。

**Note 7:** 熱抵抗はデパイスのピン(ピン9) に接触しているPC基板のメタル量によって変化する。  $\theta_{\rm JA}$ は、「アプリケーション情報」のセクションの熱抵抗の表に示したように、ピン9に接続される一定面積の1オンス銅のメタル・トレースに対して規定される。



# 標準的性能特性



TECHNOLOGY TECHNOLOGY

1010 G09

-50

TIME (ns)

1010 G07

QUIESCENT CURRENT (mA)

FREQUENCY (MHz)

# 標準的性能特性





# 標準的性能特性













### 概要

LT1010とその使用方法の概要を以下に示します。詳細な説明は他の資料に記載されています」。ここでは、さまざまな条件でこの部品を使用したことで明らかになった、実用上の推奨事項について主に説明します。また、重い負荷をドライブする以外の用途にもこのバッファが役立つことを示す数々のアプリケーションの概略を述べます。

#### 設計概念

下記の回路図はバッファ設計の基本的な要素を示しています。オペアンプは、出力フォロワQ2のコレクタ電流が静止電流値(I<sub>1</sub>とD1、D2の面積比で決まる)を下回らないように出力シンク・トランジスタQ3をドライブします。このため、Q3が負荷電流を供給している間も、高周波応答は基本的に単純なフォロワの特性を示します。内部帰還ループは出力ピンの小さな抵抗によって容量性負荷の影響から分離されています。



この方式は、シンク電流の立ち上がりレートが、ソース電流の立ち上がりレートより明らかに遅くなる点で理想的とは言えませんが、この現象は、バイアス端子とV<sup>+</sup>の間に抵抗を接続して静止電流を大きくすることで軽減できます。最終設計の特徴は、出力抵抗がフォロワの静止電流または出力負荷電流とはほぼ無関係であることです。出力は負電源レールまで振幅させることもでき、これは単一電源動作の場合に特に有利です。

### 等価回路

1MHz未満で動作させる場合、小信号および大信号動作のいずれにおいても、LT1010の動作は次に示す等価回路でかなり正確に表わすことができます。内部素子A1は、無負荷利得がLT1010の既定値である理想バッファです。それ以外、この素子のオフセット電圧、バイアス電流、出力抵抗はゼロです。また、その出力も内部電源端子まで飽和します<sup>2</sup>。



負荷のある場合の電圧利得は、無負荷利得Av、出力抵抗 Rout、負荷抵抗RLから、次の式によって計算できます。

$$A_{VL} = \frac{A_V R_L}{R_{OUT} + R_L}$$

正の最大出力振幅は、次の式で計算できます。

$$V_{OUT}^{+} = \frac{(V^{+} - V_{SOS}^{+})R_{L}}{R_{SAT} + R_{L}}$$

この出力を得るには、次式で表わされる入力振幅が必要です。

$$V_{IN}^{+} = V_{OUT}^{+} \left( 1 + \frac{R_{OUT}}{R_{I}} \right) - V_{OS} + \Delta V_{OS}$$

ここで、 $\Delta V_{OS}$ は飽和測定に対して規定された100mVのクリッピングです。負の出力振幅および必要な入力ドライブ電圧も同様の方法で求めることができます。

### 電源バイパス

安定性に関する限り、このバッファが低速のオペアンプ以上に敏感に電源バイパスの影響を受けることはありません。低周波動作の場合、オペアンプに通常推奨される0.1μFのディスクリート・セラミック・コンデンサで十分です。ただし、一般的なオペアンプ設計と同様に、コンデンサの配線は短くし、特に高周波で動作させる場合はグランド・プレーンの使用を推奨します。

<sup>1</sup>R. J. Widlar, "Unique IC Buffer Enhances Op Amp Designs; Tames Fast Amplifiers," *Linear Technology Corp.*TP-1、1984年4月

2保証される制限値は「電気的特性」のセクションを参照。



不適切な電源バイパスによりバッファのスルーレートが低下する場合があります。出力電流の変化が100mA/µsを大幅に超える条件では、たとえ正電源と負電源間のバイパスで十分と考えられる場合でも、両方の電源に10µFの固体タンタル・コンデンサを接続しておくのが良いやり方です。

オペアンプおよび重い負荷(抵抗性または容量性)とともに使用する場合、バッファがオペアンプと共用する電源配線にカップリングし、ループ全体として安定性に問題を生じたり、セトリング時間が延びたりする可能性があります。適切なバイパスは、通常、10μFの固体タンタル・コンデンサによって得られます。デカップリング抵抗と組み合わせて、さらに小さなコンデンサを使用する方法もあります。オペアンプは一方の電源に対して、はるかに優れた高周波除去特性を持つ場合があり、このような電源に必要なバイパス容量は小さくなります。

#### 電力損失

多くのアプリケーションで、LT1010にはヒートシンクが必要です。接合から静止空気への熱抵抗は、TO-220パッケージの場合は50°C/W、ミニDIPパッケージの場合は100°C/Wです。空冷、ヒートシンクの使用、プリント回路基板へのパッケージの実装によって熱抵抗は低減されます。

DC回路の場合、バッファの電力損失は簡単に計算できます。 AC回路の場合は、信号の波形や負荷の特性によって電力損失が決まります。リアクティブ負荷では、ピーク電力損失が平均電力損失の数倍に達する場合があります。大きな負荷容量をドライブする場合は、電力損失の判定が特に重要です。

AC負荷では、電力が2つの出力トランジスタに分配されます。これによって接合からケースへの実効的な熱抵抗が低減され、2つの出力トランジスタのいずれもピーク定格を超えないならば、TO-220パッケージで3°C/Wになります。代表的なプロットは、1つの出力トランジスタのピーク電力消費能力を示しています。

#### 過負荷保護

LT1010には瞬時電流制限および熱過負荷保護回路を搭載しています。バッファが制限なしに複雑な負荷をドライブできるようにフォールドバック電流制限は使用していません。このため連続定格を超えた電力を消費できます。

通常、熱過負荷保護回路が電力損失を制限し、損傷を防止します。ただし、導通状態の出力トランジスタに30Vを超える電圧がかかる場合は、熱制限回路の動作速度が不足するため、電流制限による保護を保証できません。導通状態の出力トラ

ンジスタに40Vが印加される場合でも、負荷電流が150mAに制限されている限り熱保護回路は有効に機能します。

#### ドライブ・インピーダンス

容量性負荷をドライブする場合、高い周波数ではLT1010を低いソース・インピーダンスでドライブすることを推奨します。したがって、一部の低消費電力オペアンプ(LM10など)は、この点で十分なマージンがありません。発振を防ぐために、特に低温では何らかの配慮が必要になる場合があります。

バッファ入力を200pF以上でバイパスすることで、この問題は解決できます。動作電流を増加させることも有効です。

### 並列動作

並列動作は、出力インピーダンスの低減、ドライブ能力の強化、負荷が大きいときの周波数応答の改善につながります。 出力抵抗とオフセット電圧の不整合による各ユニットの電力 損失の増加に配慮しさえすれば、任意の数のバッファを直接 並列接続できます。

2つのバッファの入力および出力を接続する場合、出力間を流れる電流 ΔI<sub>OUT</sub>は、次の式で表わされます。

$$\Delta I_{OUT} = \frac{V_{OS1} - V_{OS2}}{R_{OUT1} + R_{OUT2}}$$

ここに、VosおよびRoutは、それぞれ対応するバッファのオフセット電圧と出力抵抗です。

通常、負電源の電流が一方のユニットで増加し、他方で減少します。正電源の電流は変化しません。 ワーストケース  $(V_{IN} \rightarrow V^{+})$  におけるスタンバイ電力損失の増加は、 $\Delta I_{OUT}V_{T}$ によって推定できます。  $V_{T}$  は全電源電圧です。

オフセット電圧は、電源電圧、入力電圧、温度に対してワーストケースが規定されています。並列接続されたユニットは、まったく同一の条件で動作するため、上式にこれらのワーストケース値を適用するのは現実的ではありません。オフセット電圧のワーストケース条件としては、 $V_S=\pm 15V$ 、 $V_{IN}=0V$ 、 $T_A=25$ °Cで規定される値で十分です。

出力負荷電流は、各バッファの出力抵抗に基づいて分割されます。したがって、両者の出力抵抗が一致しない限り、得られる出力電流がちょうど2倍になることはありません。オフセット電圧のワーストケースの計算には25°Cの制限値を使用する必要があります。

LINEAD



並列接続によって動作が熱的に不安定になることはありません。並列接続されたバッファの一方がもう一方よりも高温になったとしても、そのバッファの出力およびスタンバイの電力損失が減少します。

実用上は、並列接続した場合のヒートシンクに関する留意点が若干増えるだけです。アプリケーションによっては、各出力に数オームの等化抵抗を接続するとよい場合があります。整合が必要となるのは最も要求の厳しいアプリケーションの場合だけです。その場合も、25°Cにおける出力抵抗だけを整合させれば十分です。

#### 容量性負荷の分離

下記の反転アンプの回路に、容量性負荷を分離するための 推奨方法を示してあります。非反転アンプの場合も同様に対 処できます。

バッファが帰還ループ内にあるため、低周波数ではオフセット電圧や利得の誤差は無視できます。高周波数では、CFを介して帰還がかかるため、バッファの出力抵抗に影響を与える負荷容量による位相シフトがループを不安定にすることはありません。



安定性は、 $R_FC_F$ 時定数または閉ループ帯域幅によって決まります。帯域幅が80kHzの場合のリンギングは、 $C_L=0.068\mu F$ では無視でき、 $C_L=0.33\mu F$ では急激に減衰します。グラフにパルス応答を示します。



C<sub>F</sub>によって小信号の帯域幅は減少するもののパワー帯域幅を下回ることはなく、顕著な分離特性が得られます。多くの場合、帯域幅の減少は、むしろ高周波ノイズまたは不要な信号をフィルタリングするため有益です。



フォロワ構成の特長は、小信号帯域幅を減少させることなく容量性負荷を分離できることです。ただし、高周波数ではバッファの出力インピーダンスの影響が現われます。上記の高精度ユニティ・ゲイン・バッファの帯域幅は、容量性負荷を接続しない場合は10MHzですが、最大0.3µFを超えるまであらゆる負荷容量で安定した動作が得られます。この場合の安定性もR<sub>F</sub>C<sub>F</sub>によって決まります。

この回路は、出力バッファの適用によって、高速オペアンプがいかに使いやすくなるかを示す良い例です。



#### 積分器

ローパス・アンプは前述のインバータのCFを大きくするだけで構成できます。ただし、カットオフ周波数より上で増加する閉ループ出力インピーダンスが問題にならず、オペアンプが加算点に必要な電流を供給できるという前提が満たされる場合に限ります。



積分コンデンサをバッファ出力からドライブする必要がある場合、上記の回路を使って容量性負荷を分離できます。先の例と同様に、大きな容量性負荷に対する安定性はR<sub>F</sub>C<sub>F</sub>によって決まります。

### 広帯域アンプ

この簡単な回路によって、 $75\Omega$ 出力を $1V_{P-P}$ までドライブする利得調整可能なビデオ・アンプを実現できます。利得は差動対で決まり、LT1010は出力段として機能します。帰還は従来方式で構成されています。ただし、 $68\mu F \ge 0.01\mu F$ の容量の組み合わせによって、全ての利得設定でDC利得が1に制限さ

15V TYPICAL SPECIFICATIONS 1V<sub>P-P</sub> INTO 75Ω 0.5dB TO 10MHz 8.2k 25Ω€ 3dB DOWN AT 16MHz AT A = 10 BIAS 0.5dB TO 4MHz 22μF -3dB = 8MHz22μF LT1010 OUTPUT  $(75\Omega)$ -15V PEAKING 900Ω 5pF to 25pF INPLIT -Q1 Q2 1k Q1, Q2: 2N3866 GAIN SET **≸**5.1k 0.01µF 68µF -15V 1010 AI08

れます。NTSCの要件への準拠を重視するアプリケーションでは、 $25\Omega$ を介した出力段バイアスの値を小さくすると性能が向上します。



これはユニティ・ゲイン安定ではない広帯域アンプとバッファを併用した例です。この場合、大きな容量性負荷を分離するためにC1は使用できず、C1は負荷容量の限られた範囲に対して最適値を取ります。

このような回路では、バッファが安定性に問題を及ぼす場合があります。TO-220パッケージの場合、バイアス端子と $V^{\dagger}$ 間の $20\Omega$ 抵抗によって静止電流を増加させることで動作を改善できます。ミニDIPのデバイスの場合は、並列動作によって改善する方法もあります。

高周波数ではバッファをA級動作させることによって容量性 負荷の安定性を改善できます。これには静止電流をブースト し、0.02µFより大きな容量によってバイアス端子とV<sup>-</sup>の間を バイパスします。



上記の回路のようにバッファを帰還ループの外に配置することで、大容量の出力コンデンサが帯域幅を狭めるだけで、容量性負荷を分離できます。オペアンプ入力を基準としたバッファのオフセットは、利得分の1に低減されます。負荷抵抗が既知の場合、利得誤差は出力抵抗の許容差から判断できます。歪みは低く抑えられます。





上記の50Ωビデオ・ライン・スプリッタは、一方のバッファに帰還をかけ、もう一方をスレーブとして使用します。スレーブのオフセットおよび利得の精度は、マスタとの整合性に依存します。

長いケーブルをドライブする場合、出力に直列抵抗を挿入することを検討してください。この抵抗によって利得は低下しますが、共振負荷となる終端していないラインの影響から帰還アンプを分離できます。

広帯域アンプを使用する場合は常に、電源バイパス、浮遊容量、配線長を短くすることに対して特別な配慮が必要です。妥当な測定結果を得るには、テスト・プローブを通常のグランド・ピンではなく直接接地することが不可欠です。

LT1010には、標準仕様には明記されていないスルーレートの制限があります。 負のスルーレートはグリッチの影響を受ける

可能性がありますが、これは静止電流ブーストによって最小 化できます。高速に信号を立ち上げるシグナル・ジェネレータ では常に実際のアプリケーションよりも特性が悪く見えます。

### トラック・アンド・ホールド

ここに示した5MHzのトラック・アンド・ホールド回路はパワー 帯域幅400kHzで±10Vをドライブします。バッファ付き入力フォロワが、低抵抗のFETスイッチQ1を介してホールド・コンデンサC4をドライブします。正のホールド・コマンドは、TTLロジックによって与えられ、Q3がスイッチ・ドライバQ2へレベルをシフトさせます。A3は出力バッファです。

ホールドするためにゲートがVでにドライブされると、ホールド・コンデンサから電荷が引き抜かれます。補償する電荷はC3からホールド・コンデンサに供給されます。ホールドへのステップはR7によって入力レベルとは独立して設定され、R10によってゼロに調整されます。

高速の信号で容量性負荷をドライブする場合、内部の電力 損失がきわめて高くなる可能性があるため、パワー・パッケー ジに封止されたバッファの使用を推奨します。R3によってバッ ファの静止電流を40mAに増加させることで周波数応答が改善します。

この回路は、高速のデータ収集サンプル・アンド・ホールド回路としても使用できます。ホールドのドリフトを低減するためにA3にはLT1056を使用することを推奨します。このバッファはスルーレートが小さく、通常このアプリケーションでは問題を起こさないからです。





### 電流源

出力電流を増加させるためにバッファを使用した、オペアンプによる標準的な電圧 - 電流コンバータを示します。通常のとおり、出力抵抗を大きくするには、帰還抵抗を適切に整合させる必要があります。出力は双方向です。



この回路では、整合抵抗を不要とするために計装アンプを使用しています。入力は高インピーダンスではないため、オペアンプのような低インピーダンスのソースによってドライブする必要があります。出力検出を反転するにはLM163のピン7を接地し、ピン5をドライブします。



いずれの回路でも数メガオームの出力抵抗が得られます。 ±150mAの出力能力を考えると、この値は非常に優秀です。 高周波数の出力特性は、アンプの帯域幅とスルーレートで決 まります。これらの回路はいずれも約30nFの等価出力容量を 持ちます。

#### 電圧/電流レギュレータ

この回路は、負荷電流が $V_I$ によってプログラムされた値になるように、出力電圧 $V_V$ を制御します。重い負荷に対しては高精度の電流レギュレータとして機能します。



出力電流が電流制限よりも小さい場合、電流レギュレータは D1 によってループから切り離されます。この間、D2 が出力の 飽和を防ぎます。瞬間的な短絡が発生した場合も、この出力 クランプ機能のおかげで電流レギュレータはマイクロ秒以内 に、バッファの電流制限から出力電流の制御を引き継ぐことができます。

電圧レギュレータ・モードの場合、A1とA2は前述の容量性 負荷分離の手法を用いた、高速の電圧フォロワとして動作し ます。負荷トランジェントからの回復特性や容量性負荷の安 定性はC1によって決まります。回路短絡からはクリーンに復 帰できます。

A3に対して相補的なオペアンプをもう1つ追加すれば双方向の電流制限が可能になります。

#### 電源スプリッタ

電源電圧の半分のレベルに仮想グランドを設けることで、2電源のオペアンプやコンパレータを単一電源で動作させることができます。ここに示した電源スプリッタは150mAの電流をソースまたはシンクできます。

出力コンデンサC2は、電流トランジェントを吸収するために必要なだけ大きな値に設定できます。ソース・インピーダンスが





高いことで発生する可能性がある高周波数での不安定性を予防するために、バッファに入力コンデンサも使用しています。

### 高電流ブースタ

下記の回路は、3Aの出力電流を得るためにディスクリート出力段を使用しています。ここに示した構成は、LT1010の出力電力をクリーンかつ簡単に増加させることができます。ディスク・ドライブのリニア・アクチュエータ・コイルのような高電流負荷に適しています。

33 $\Omega$ の抵抗がLT1010の消費電流を検出し、接地された 100 $\Omega$ の抵抗がLT1010の負荷になります。33 $\Omega$ の抵抗に生じる電圧降下によってQ1とQ2をバイアスします。もう1つの 100 $\Omega$ 抵抗がローカル帰還ループを閉じ、出力段を安定化します。制御アンプLT1056への帰還は10 $k\Omega$ の抵抗を介して戻されます。Q3とQ4が0.18 $\Omega$ の抵抗ユニットの電圧降下を検出し、約3.3 $\Delta$ の電流制限を実現します。



### 広帯域 FET 入力安定化バッファ

下図は、高速で高入力インピーダンスの、非常に安定したユニティ・ゲイン・バッファです。Q1とQ2によって、簡素で高速なFET入力バッファが構成されます。Q1はソース・フォロワとして動作し、Q2が電流ソース負荷としてドレイン・ソース間のチャネル電流を設定します。LT1010バッファは、ケーブルその他の必要な負荷に対するドライブ能力を提供します。通常、このような開ループ構成はDC帰還がないためドリフトが発生しやすくなりますが、LTC®1050が帰還機能を果たし、回路を安



定化します。安定化は、フィルタした回路出力を同様にフィルタ処理した入力信号と比較することで実現します。これらの信号間の差を増幅してQ2のバイアス設定、ひいてはQ1のチャネル電流の設定に使用します。これによって、Q1のVGSを、回路の入力電位と出力電位を一致させるのに必要な電圧に強制的に設定します。A1に接続された2000pFのコンデンサはループ安定化のための補償容量です。A1の出力のRCネットワークは、同出力にQ2のコレクターベース接合を介して高速エッジがカップリングするのを防止します。A2の出力はQ1のゲート配線を囲むシールドに帰還され、回路の実効的な入力容量を1pF未満になるようにブートストラップします。

#### 利得調整可能な広帯域 FET アンプ

前述の回路に伴う潜在的な欠点は、利得が厳密には1にならないことです。次のページの図Aの回路は高速、低バイアスを維持したまま、真のユニティ・ゲイン伝達関数を実現します。

この回路はQ2~Q3段が利得を決める点を除き、ある程度前述の回路に類似しています。A2が入力—出力パスをDC的に安定させ、A1がドライブ能力を提供します。A1の出力はQ2のエミッタに帰還します。 $1k\Omega$ の可変抵抗によって利得を高精度に1に設定できます。LT1010によって出力段のスルーレートは $100V/\mu$ s、フルパワー帯域幅 $(1V_{P-P})$ は10MHzになります。-3dB帯域幅は35MHzを超えます。A=10(例えば、1k 可変抵抗を $50\Omega$ に設定した場合)では、フルパワー帯域幅は10MHzのままで、-3dBポイントが22MHzまで低下します。

オプションのディスクリート出力段を使用すると、スルーレートは  $1000V/\mu s$  を超え、フルパワー帯域幅  $(1V_{P-P})$  は 18MHz になります。-3dB 帯域幅は 58MHzです。A=10では、フルパワー帯域幅を 10MHz、-3dB ポイントを 36MHz にすることができます。



図Aと図Bは、両出力段の応答特性です。図AはLT1010を使用した場合です(波形A=入力、波形B=出力)。図Bではディスクリート出力段を使用し、若干高速です。いずれの出力段も、ビデオ・ケーブルまたはデータ・コンバータをドライブするのに十分すぎる性能を示しています。また、LT1012はあらゆる条件でDC安定性を維持しています。

### ミニDIPパッケージの熱的検討事項

ミニDIPパッケージは大電力消費を前提に設計されていないため、熱的に特別な検討が必要です。大きな出力電流が必要なアプリケーションでは他のパッケージを使用する必要があることに注意してください。

### 利得調整可能な広帯域 FET アンプ





図 A. LT1010を用いた波形



図 B. ディスクリート出力段を用いた波形

ミニDIPパッケージの一般的な熱計算について以下に詳述します。

LT1010を $\pm$ 15Vで動作させた場合、消費電流は4.8mAとなるため(電源電圧30V、50°Cの標準値 — 消費電流のグラフ参照)、このデバイスの電力損失 $P_D$ は次のように計算されます。

$$(30V)(0.0048A) = 0.144W$$

接合の温度上昇は次のように計算されます。

 $(0.144W)(100^{\circ}C/W - これは N パッケージの <math>\theta_{JA}$ です) = 14.4°C

つまり、周囲温度50°Cで負荷に電流を一切供給していない場合に接合温度は次の値になります。

$$14.4^{\circ}C + 50^{\circ}C = 64.4^{\circ}C$$

LT1010を $\pm$ 15Vの電源で動作させ、 $200\Omega$ 負荷をDC 8Vにドライブする場合、LT1010の電力損失 $P_D$ は次式で計算されます。

$$P_{D} = \frac{\left(V^{+} - V_{OUT}\right)\left(V_{OUT}\right)}{R_{L}}$$
$$= \frac{\left(15V - 8V\right)\left(8V\right)}{200\Omega} = 0.280W$$

この場合、LT1010の接合温度は更に $(0.280W)(100^{\circ}C/W) = 28^{\circ}C$ だけ上昇します。

つまり、接合の温度は $64.4^{\circ}$ C+ $28^{\circ}$ C =  $92.4^{\circ}$ Cまで上昇します。

1MHz動作の例は、N (またはミニDIP) パッケージのさらなる 制約を示します。  $\pm 15V$  動作の場合:

1MHz\*動作でI<sub>I</sub> = 0の場合のPD = (10mA)(30V) = 0.30W

この電力消費によって接合は $50^{\circ}$ C (この例の周囲温度)から $50^{\circ}$ C+ $(0.3W)(100^{\circ}$ C/W) =  $80^{\circ}$ Cまで加熱されます。 $200\Omega$ 負荷に対して1MHz信号を $2V_{RMS}$ でドライブした場合は、更に次式で計算される電力:

$$P_D = \left(\frac{2V}{200\Omega}\right) \bullet (15-2) = 0.130W$$

が消費され、接合温度は更に $(0.130W)(100^{\circ}C/W) = 13^{\circ}C$ 上昇して、 $80^{\circ}C + 13^{\circ}C = 93^{\circ}C$ になります。

#### DFNパッケージの熱抵抗

表面実装デバイスの場合、PC基板とその銅トレースの熱拡散能力を利用してヒートシンクを実現します。パワー・デバイスが発生する熱を拡散するのに、銅硬化材とメッキ・スルーホールを利用することもできます。

いくつかの異なった基板寸法と銅面積に対する熱抵抗を以下の表に示します。いずれも1オンス銅の3/32" FR-4基板上の静止空気の条件で測定した値です。

表1. DFN の熱抵抗測定値

| 銅面積       |           |          | 熱抵抗       |
|-----------|-----------|----------|-----------|
| 表面        | 裏面        | 基板面積     | (接合部-周囲間) |
| 2500平方mm  | 2500平方mm  | 2500平方mm | 40°C/W    |
| 1000平方mm  | 2500平方mm  | 2500平方mm | 45°C/W    |
| 225 平方 mm | 2500平方 mm | 2500平方mm | 50°C/W    |
| 100平方mm   | 2500平方mm  | 2500平方mm | 62°C/W    |

DFN パッケージの場合、ダイ裏面の露出パッドで測定した接合-ケース間熱抵抗 $(\theta_{IC})$ は7.5°C/Wです。

熱的な制約から、最大電源電圧かつ最大負荷電流による連続動作は実際的ではありません。最大電源電圧であっても、過渡的な動作ならば可能です。2500平方mmの3/32"FR-4基板を使用し、1オンスの銅を表面と裏面で最大面積使用した場合の熱時定数は約3秒です。この時定数は熱質量が増えると(ビアの追加、基板面積の増加、その他の要因)増加します。

過渡的な電力ピークが大きいアプリケーションの場合、接合 温度は平均電力損失を用いて計算できます。ただし、デバイス と基板の熱時定数に対してパルス期間が大幅に短い場合に 限ります。



<sup>\*</sup>消費電流対周波数のグラフを参照

### 回路図 (保護回路を除く)



### 用語の定義

出力オフセット電圧: 入力を接地して測定した出力電圧(両電源動作)

入力バイアス電流:入力端子からの電流

大信号電圧利得: 規定された入力電圧範囲における、入力電圧変化に対する出力電圧変化の割合\*

**出力抵抗:**負荷電流の変化に対する、この変化によって発生する出力電圧の変化の割合\*

出力飽和電圧: 出力が制限値まで振幅したときの電圧と、 その振幅側の電源レールとの間の電圧

飽和オフセット電圧:無負荷時の出力飽和電圧

**飽和抵抗**:無負荷から最大負荷に移行したときの電流変化に 対する、この電流変化によって生じる出力飽和電圧の変化の 割合\*

**スルーレート**: 規定された制限値間で入力が遷移したときに、出力電圧が規定された出力範囲にわたって変化する平均時間レート

バイアス端子電圧:バイアス端子とV+間の電圧

消費電流:出力負荷がない状態での、いずれかの電源端子に おける電流



<sup>\*</sup>熱的効果を最小限に抑えるためにパルス測定(~1ms)が必要

# パッケージ寸法

### DD パッケージ 8 ピン・プラスチック DFN (3mm×3mm)

(Reference LTC DWG # 05-08-1698 Rev C)



#### NOTE:

- 1. 図は JEDEC のパッケージ外形 MO-229 のバリエーション(WEED-1)になる予定
- 2. 図は実寸とは異なる
- 2. 全ての寸法はミリメートル 4. パッケージ底面の露出パッドの寸法にはモールドのパリを含まない。 モールドのバリは(もしあれば)各サイドで 0.15mm を超えないこと
- 5. 露出パットは半田メッキとする 6. 網掛けの部分はパッケージのトップとボトムのピン1の位置の参考に過ぎない



# パッケージ寸法

### N8パッケージ 8ピンPDIP(細型0.300 インチ)

(Reference LTC DWG # 05-08-1510)



NOTE: インチ 1. 寸法は ミリメートル

### Tパッケージ 5ピン・プラスチックTO-220(標準)

(Reference LTC DWG # 05-08-1421)



/ LINEAR

<sup>\*</sup> これらの寸法にはモールドのバリまたは突出部を含まない。 モールドのバリまたは突出部は 0.010"(0.254mm) を超えないこと

# 改訂履歴 (改訂履歴はRev Eから開始)

| REV | 日付   | 概要                                                                       | 頁番号   |
|-----|------|--------------------------------------------------------------------------|-------|
| Е   | 5/11 | 「絶対最大定格」および「ピン配置」のセクションの温度範囲と値を改訂。                                       | 2     |
|     |      | 「電気的特性」のセクションのNote 2 および4を改訂。                                            | 3     |
|     |      | 「アプリケーション情報」の「電力損失」、「ミニDIPパッケージの熱的検討事項」「DFNパッケージの熱抵抗」のセクションに記載された温度の値を更新 | 8, 15 |



# 関連製品

| 製品番号   | 説明                       | 注釈                               |
|--------|--------------------------|----------------------------------|
| LT1206 | 250mA/60MHz電流帰還アンプ       | 900V/μs、優れたビデオ特性                 |
| LT1210 | 1.1A/35MHz電流帰還アンプ        | スルーレート900V/μs、大きな容量性負荷に対して安定した動作 |
| LT1795 | デュアル 500mA/50MHz 電流帰還アンプ | I <sub>OUT</sub> =500mAのADSLドライバ |
| LT1886 | 700MHz/200mAのデュアル・オペアンプ  | DSLドライバ                          |